Article ID | Journal | Published Year | Pages | File Type |
---|---|---|---|---|
1858498 | Comptes Rendus Physique | 2006 | 16 Pages |
The MIMO system is an attractive technology for wireless 3G/4G systems. In this article we propose the realization on FPGA of a MIMO ‘V-BLAST Square Root’ algorithm based on a variable number of CORDIC operators. The CORDIC operator is highly suitable for this implementation as it only relies on simple techniques of addition and vector offsets. This square root algorithm architecture is reconfigurable in order to adapt itself to different numbers of antennas and different data rates. The proposed architecture can achieve a data rate of 600 Mbit/s in a Virtex-II FPGA circuit from Xilinx for the MIMO system with QPSK modulation. To cite this article: H. Wang et al., C. R. Physique 7 (2006).
RésuméLe système MIMO est une technologie attractive pour les systèmes 3G/4G sans fil. Dans cet article nous proposons l'implémentation sur FPGA d'un algorithme MIMO « V-BLAST Square Root » basée sur l'utilisation d'un nombre variable d'opérateurs CORDIC. L'opérateur CORDIC convient bien pour l'implémentions car il s'appuie seulement sur de simples techniques d'additions et de décalages entre vecteurs. Cette architecture de l'algorithme square root est reconfigurable pour s'adapter à différent nombre d'antennes et différent débit. L'architecture proposée peut atteindre un débit de 600 Mbit/s dans un circuit FPGA VirtexII de Xilinx pour le système MIMO avec une modulation QPSK. Pour citer cet article : H. Wang et al., C. R. Physique 7 (2006).