کد مقاله کد نشریه سال انتشار مقاله انگلیسی نسخه تمام متن
4956851 1364713 2016 20 صفحه PDF دانلود رایگان
عنوان انگلیسی مقاله ISI
Efficient power analysis approach and its application to system-on-chip design
ترجمه فارسی عنوان
رویکرد تحلیل قدرت کارآیی و کاربرد آن در طراحی سیستم بر چیپ
کلمات کلیدی
سیستم بر روی تراشه، مدل سازی قدرت کلان، مونتا شبیه سازی کارلو، متا مدل سازی،
موضوعات مرتبط
مهندسی و علوم پایه مهندسی کامپیوتر شبکه های کامپیوتری و ارتباطات
چکیده انگلیسی
This paper demonstrates power estimation technique using input patterns with the predefined statistical characteristics that helps to analyze the average power consumption of the different intellectual-property (IP) cores and the interconnects/buses in SoC design. Genetic algorithm (GA) is implemented for the generation of sequences of input signals during the power estimation procedure. The GA concurrently optimizes the input signal characteristics that influence the final solution of the pattern. Then, a Monte-Carlo zero-delay simulation is performed for individual IP core and bus at high-level. By the simple addition of these cores/buses, power is predicted by a novel macro-model function. The meta-modeling technique is adopted to improve accuracy of the samples of realistic data for the quality of results. In experiments with the IP-based SoC system, the average error is estimated 11.42%.
ناشر
Database: Elsevier - ScienceDirect (ساینس دایرکت)
Journal: Microprocessors and Microsystems - Volume 46, Part A, October 2016, Pages 11-20
نویسندگان
, ,