کد مقاله | کد نشریه | سال انتشار | مقاله انگلیسی | نسخه تمام متن |
---|---|---|---|---|
495745 | 862837 | 2014 | 9 صفحه PDF | دانلود رایگان |
عنوان انگلیسی مقاله ISI
Fuzzy logic-based embedded system for video de-interlacing
ترجمه فارسی عنوان
سامانه ی تعبیه شده ی مبتنی بر منطق فازی برای تفکیک ویدئویی
همین الان دانلود کنید
دانلود مقاله ISI انگلیسی
رایگان برای ایرانیان
کلمات کلیدی
سیستم تعبیه شده - ویدئویی درهم بافته - سیستم های فازی - هسته IP
فهرست مطالب مقاله
چکیده
کلیدواژه ها
1. مقدمه
تصویر 1 : جهار مرحله ی عادی پردازش ویدئویی دیجیتال
2. معماری هسته ی فازی IP برای تفکیک ویدئویی
تصویر 2 : دیاگرام بلوکی الگوریتم تفکیک ویدئویی که از سه سامانه مبتنی بر منطق فازی استفاده می کند.
جدول 1. تحلیل منابع ذخیره سازی و عملیات اولیه در چندین تفکیک دهنده پیشرفته
2. 1 توصیف سامانه های مبتنی بر منطق فازی برای تفکیک ویدئویی
2. 1. 1 سامانه ی مبتنی بر منطق فازی برای تطبیق حرکت (FS3)
تصویر 4. توابع خطی- تکه ای نرمال سازی شده که برای توابع عضویت به کار رفته است.
جدول 2. پایگاه دستور سامانه ی فازی برای درون یاب سازگار با حرکت.
2. 1. 2 سامانه ی مبتنی بر منطق فازی برای تطبیق لبه(FS1)
جدول 3. پایگاه دستور سامانه فازی برای درون یابی سازگار با لبه
2. 1. 3 سامانه ی مبتنی بر منطق فازی برای تطبیق تکرار تصویر(FS2)
جدول 4. پایگاه دستور درون یابی موقتی
تصویر 5: معماری پردازش دستور موازی
2. 2 اجرای سخت افزاری سامانه های استنباطی فازی
2. 2. 1 مرحله فازی کردن
2. 2. 2 مرحله پردازش دستور
2. 2. 3 مرحله ی غیرفازی کردن
3. روش شناسی طراحی برای هسته ی IP فازی مبتنی بر FPGA
تصویر 6: فلوچارت مورد استفاده برای اجرای توابع عضویتی که در تصویر 4 نشان داده شده است.
تصویر 7: دیاگرام بلوکی برای اجرای روش غیرفازی کردن میانگین فازی در FS3 (ب) تقسیم کننده و یک اضافه کننده متوقف می شوند زیرا مجموع درجات فعالسازی دستورات برابر با یک است.
تصویر 8: روش شناسی طراحی به کمک رایانه
تصویر 9: توصیف بالاترین سطح طراحی XGS
4. ساخت سامانه ی تعبیه شده
تصویر 10: طرح XSG برای اجرای فرایند فازی سازی FS1
تصویر 11: دیاگرام بلوکی سامانه کامل
تصویر 12: عکاسی از سامانه کامل
5. نتایج
کلیدواژه ها
1. مقدمه
تصویر 1 : جهار مرحله ی عادی پردازش ویدئویی دیجیتال
2. معماری هسته ی فازی IP برای تفکیک ویدئویی
تصویر 2 : دیاگرام بلوکی الگوریتم تفکیک ویدئویی که از سه سامانه مبتنی بر منطق فازی استفاده می کند.
جدول 1. تحلیل منابع ذخیره سازی و عملیات اولیه در چندین تفکیک دهنده پیشرفته
2. 1 توصیف سامانه های مبتنی بر منطق فازی برای تفکیک ویدئویی
2. 1. 1 سامانه ی مبتنی بر منطق فازی برای تطبیق حرکت (FS3)
تصویر 4. توابع خطی- تکه ای نرمال سازی شده که برای توابع عضویت به کار رفته است.
جدول 2. پایگاه دستور سامانه ی فازی برای درون یاب سازگار با حرکت.
2. 1. 2 سامانه ی مبتنی بر منطق فازی برای تطبیق لبه(FS1)
جدول 3. پایگاه دستور سامانه فازی برای درون یابی سازگار با لبه
2. 1. 3 سامانه ی مبتنی بر منطق فازی برای تطبیق تکرار تصویر(FS2)
جدول 4. پایگاه دستور درون یابی موقتی
تصویر 5: معماری پردازش دستور موازی
2. 2 اجرای سخت افزاری سامانه های استنباطی فازی
2. 2. 1 مرحله فازی کردن
2. 2. 2 مرحله پردازش دستور
2. 2. 3 مرحله ی غیرفازی کردن
3. روش شناسی طراحی برای هسته ی IP فازی مبتنی بر FPGA
تصویر 6: فلوچارت مورد استفاده برای اجرای توابع عضویتی که در تصویر 4 نشان داده شده است.
تصویر 7: دیاگرام بلوکی برای اجرای روش غیرفازی کردن میانگین فازی در FS3 (ب) تقسیم کننده و یک اضافه کننده متوقف می شوند زیرا مجموع درجات فعالسازی دستورات برابر با یک است.
تصویر 8: روش شناسی طراحی به کمک رایانه
تصویر 9: توصیف بالاترین سطح طراحی XGS
4. ساخت سامانه ی تعبیه شده
تصویر 10: طرح XSG برای اجرای فرایند فازی سازی FS1
تصویر 11: دیاگرام بلوکی سامانه کامل
تصویر 12: عکاسی از سامانه کامل
5. نتایج
ترجمه چکیده
الگوریتم های تفکیک ویدئویی وظیفه ی مهمی را در پردازش ویدئویی انجام می دهند. با وجود اینکه این الگوریتم-ها با استفاده از اجرای نرم افزار ساخته می شوند، اجرای آنها در سخت افزار برای دستیابی به عملیات فوری لازم می شود. این مقاله ساخت یک سامانه ی تعبیه شده را برای تفکیک ویدئویی توصیف می کند. الگوریتم تفکیک ویدئویی از سه سامانه ی مبتنی بر منطق فازی برای حل مشکل سه ویژگی مربوط به توالی های ویدئویی استفاده می کند: حرکت، لبه ها و تکرار تصویر. راهبرد پیشنهادی این الگوریتم را به صورت یک سخت افزار با هسته ی IP روی سامانه ی مبتنی بر FPGA اجرا می کند.این مقاله معماری پیشنهادی و روش شناسی طراحی برای ساخت آن را به طور مفصل شرح می دهد. سامانه ی تعبیه شده ی حاصل درصفحه ی ساخت تأیید می شود و قادر است تا تفکیک فوری انجام دهد.
موضوعات مرتبط
مهندسی و علوم پایه
مهندسی کامپیوتر
نرم افزارهای علوم کامپیوتر
چکیده انگلیسی
Video de-interlacing algorithms perform a crucial task in video processing. Despite these algorithms are developed using software implementations, their implementations in hardware are required to achieve real-time operation. This paper describes the development of an embedded system for video de-interlacing. The algorithm for video de-interlacing uses three fuzzy logic-based systems to tackle three relevant features in video sequences: motion, edges, and picture repetition. The proposed strategy implements the algorithm as a hardware IP core on a FPGA-based embedded system. The paper details the proposed architecture and the design methodology to develop it. The resulting embedded system is verified on a FPGA development board and it is able to de-interlace in real-time.
ناشر
Database: Elsevier - ScienceDirect (ساینس دایرکت)
Journal: Applied Soft Computing - Volume 14, Part C, January 2014, Pages 338–346
Journal: Applied Soft Computing - Volume 14, Part C, January 2014, Pages 338–346
نویسندگان
Piedad Brox, Iluminada Baturone, Santiago Sánchez-Solano,