کد مقاله کد نشریه سال انتشار مقاله انگلیسی نسخه تمام متن
6879798 1443156 2014 7 صفحه PDF دانلود رایگان
عنوان انگلیسی مقاله ISI
A low impedance receiver for power efficient current mode signalling across on-chip global interconnects
ترجمه فارسی عنوان
گیرنده کم امپدانس برای حالت جریان قدرتمند، سیگنالینگ در سراسر اتصالات جهانی تراشه
کلمات کلیدی
حالت کنونی، امپدانس ورودی کم خودمختاری، اتصال جهانی،
موضوعات مرتبط
مهندسی و علوم پایه مهندسی کامپیوتر شبکه های کامپیوتری و ارتباطات
چکیده انگلیسی
In this work we propose a low impedance receiver for on-chip high speed current-mode signalling over global interconnect. The receiver provides a very low input impedance even with a low quiescent power. The low input impedance helps to get high link bandwidth without any passive terminator. Moreover, the receiver has high transimpedance gain over a large bandwidth. This facilitates in reducing the signalling current by 6.7 times compared to a passive termination. A test chip has been fabricated in 0.18 μm CMOS process to test the topology with a prototype global interconnect having a length of 10 mm. Power consumption of the transceiver for a data rate of 2.5 Gbps data is 2 mW. This gives an energy efficiency of 0.8 pJ/b.
ناشر
Database: Elsevier - ScienceDirect (ساینس دایرکت)
Journal: AEU - International Journal of Electronics and Communications - Volume 68, Issue 10, October 2014, Pages 969-975
نویسندگان
, ,