کد مقاله کد نشریه سال انتشار مقاله انگلیسی نسخه تمام متن
4950890 1441040 2017 9 صفحه PDF دانلود رایگان
عنوان انگلیسی مقاله ISI
On minimising the maximum expected verification time
ترجمه فارسی عنوان
برای به حداقل رساندن حداکثر زمان تأیید تایید شده
کلمات کلیدی
تأیید رسمی، بررسی دقیق مدل، تأیید رسمی در سطح سیستم، روش های رسمی، مهندسی نرم افزار،
موضوعات مرتبط
مهندسی و علوم پایه مهندسی کامپیوتر نظریه محاسباتی و ریاضیات
چکیده انگلیسی
Cyber Physical Systems (CPSs) consist of hardware and software components. To verify that the whole (i.e., software + hardware) system meets the given specifications, exhaustive simulation-based approaches (Hardware In the Loop Simulation, HILS) can be effectively used by first generating all relevant simulation scenarios (i.e., sequences of disturbances) and then actually simulating all of them (verification phase). When considering the whole verification activity, we see that the above mentioned verification phase is repeated until no error is found. Accordingly, in order to minimise the time taken by the whole verification activity, in each verification phase we should, ideally, start by simulating scenarios witnessing errors (counterexamples). Of course, to know beforehand the set of such scenarios is not feasible. In this paper we show how to select scenarios so as to minimise the Worst Case Expected Verification Time.
ناشر
Database: Elsevier - ScienceDirect (ساینس دایرکت)
Journal: Information Processing Letters - Volume 122, June 2017, Pages 8-16
نویسندگان
, , , , , ,