کد مقاله کد نشریه سال انتشار مقاله انگلیسی نسخه تمام متن
4956824 1364712 2016 7 صفحه PDF دانلود رایگان
عنوان انگلیسی مقاله ISI
Clock generator behavioral modeling for supply voltage glitch attack effects analysis
ترجمه فارسی عنوان
مدل سازی رفتار ژنراتور ساعت برای تجزیه و تحلیل اثرات حمله ضعف عرضه
کلمات کلیدی
سیستم ژنراتور ساعت امنیت، خرابی ولتاژ منبع ولتاژ مدل سازی رفتار آنالوگ،
ترجمه چکیده
حمله خرابی ولتاژ یک روش آسان و کارآمد برای ایجاد گسل در دستگاه های الکترونیکی است. این حمله یک تهدید جدی برای امنیت سخت افزار است. با توجه به مدارهای آنالوگ، با توجه به زمان شبیه سازی بالا و پیچیدگی انتشار گسل، تجزیه و تحلیل اثرات قطعی هنوز بسیار دشوار است. با این حال، این گسل ها می توانند به بخش دیجیتال یک سیستم آنالوگ و مخلوط که شامل نقض امنیتی جدی می شوند، پخش شوند. این مقاله یک روش مدل سازی رفتاری است که به تجزیه و تحلیل اثرات حملات قطعی به یک سیستم تولید ساعت ارائه شده است. این روش مدل سازی تجزیه و تحلیل انتشار خطا را آسان تر می کند و زمان شبیه سازی را کاهش می دهد. این تجزیه و تحلیل انتشار اجازه خواهد داد که اقدامات موثر و مطلوب در برابر حملات ناخوشایند انجام شود. این مقاله نشان می دهد که با استفاده از مدل های رفتاری به جای شبیه سازی سطح ترانزیستور، زمان شبیه سازی برای تجزیه و تحلیل انتشار خطا می تواند با فاکتور 27 کاهش یابد، بنابراین آسیب پذیری ها می توانند در یک زمان کوتاه تر شناسایی شوند.
موضوعات مرتبط
مهندسی و علوم پایه مهندسی کامپیوتر شبکه های کامپیوتری و ارتباطات
چکیده انگلیسی
Supply voltage glitch attack is an easy and efficient method to induce faults in electronic devices. This attack represents a serious threat for hardware security. Considering analog circuits, due to the high simulation times and the complexity of the fault propagation, the analysis of glitch effects is still quite difficult. However, these faults can propagate to the digital part of an analog and mixed system involving serious security breaches. This work presents a behavioral modeling method applied to the analysis of the effects of glitch attacks on a clock generation system. This modeling method makes easier the fault propagation analysis and reduces the simulation time. This propagation analysis will allow developing efficient and optimal countermeasures against glitch attacks. This paper shows that, using behavioral models rather than transistor level simulation, the simulation time for fault propagation analysis can be reduced by a factor of 27 and so vulnerabilities can be identified in a shorter time.
ناشر
Database: Elsevier - ScienceDirect (ساینس دایرکت)
Journal: Microprocessors and Microsystems - Volume 47, Part A, November 2016, Pages 37-43
نویسندگان
, , , , ,