کد مقاله | کد نشریه | سال انتشار | مقاله انگلیسی | نسخه تمام متن |
---|---|---|---|---|
6946104 | 1450522 | 2017 | 5 صفحه PDF | دانلود رایگان |
عنوان انگلیسی مقاله ISI
Peculiarities of hole trapping in Al2O3-SiO2 gate dielectric stack
دانلود مقاله + سفارش ترجمه
دانلود مقاله ISI انگلیسی
رایگان برای ایرانیان
موضوعات مرتبط
مهندسی و علوم پایه
مهندسی کامپیوتر
سخت افزارها و معماری
پیش نمایش صفحه اول مقاله

چکیده انگلیسی
Hole trapping was studied in the Al2O3-SiO2 (A-O) dielectric stack developed for HV CMOS and nonvolatile memory (NVM) applications. Pt electrode blocked the electron injection from the gate. Holes tunneling from the p-type Si substrate through the thermal silicon oxide layer (40Â A) are trapped in the alumina layer (80Â A) and result in the shift of C-V characteristics of the MIS capacitor. The peculiarities of hole trapping in alumina, investigated to our knowledge for the first time, are reported. The proposed trapping model describes adequately the experimental data. The found empirical expression predicts the drift of device parameters in the chosen operating regimes. The possible applications of A-O stack are discussed.
ناشر
Database: Elsevier - ScienceDirect (ساینس دایرکت)
Journal: Microelectronics Reliability - Volume 79, December 2017, Pages 265-269
Journal: Microelectronics Reliability - Volume 79, December 2017, Pages 265-269
نویسندگان
M. Lisiansky, Y. Raskin, Y. Roizin, B. Meyler, S. Yofis, Y. Shneider,