کد مقاله کد نشریه سال انتشار مقاله انگلیسی نسخه تمام متن
4970739 1450229 2017 13 صفحه PDF دانلود رایگان
عنوان انگلیسی مقاله ISI
Fast clock scheduling and an application to clock tree synthesis
ترجمه فارسی عنوان
برنامه ریزی ساعت سریع و برنامه کاربردی برای سنتز درخت ساعت
کلمات کلیدی
الگوریتم ها، سنتز شبکه ساعت کم قدرت، طراحی فیزیکی، پیچک
ترجمه چکیده
شبکه های ساعت باید با حاشیه های ایمنی کافی در محدودیت های مساوی ساخته شوند تا به درستی عمل کنند حتی تحت تاثیر تغییرات. در این کار، یک زمانبندی زمانبندی مقیاس پذیر برای توسعه یک چارچوب سنتز طراحی شده است که درختان ساعت با امکانی با حوضچه های ایمنی بزرگ را طراحی می کند که برای توپولوژی درخت طراحی شده اند. عناصر متوالی در اوایل توپولوژی خوشه بندی می شوند، اگر غیرممکن باشد، توانایی کافی برای تغییرات تنها با استفاده از حاشیه های امنیتی فراهم می شود. در مقایسه با مطالعات قبلی، چارچوب پیشنهادی، برنامه ریزی ساعت یک تا دو مرتبه سرعت بیشتری را انجام می دهد و عملکرد و هزینه خازنی را در چندین مدار سنتزی بهبود می بخشد.
موضوعات مرتبط
مهندسی و علوم پایه مهندسی کامپیوتر سخت افزارها و معماری
چکیده انگلیسی
Clock networks are required to be constructed with adequate safety margins in the skew constraints to operate correctly even under the influence of variations. In this work, a scalable clock scheduler is developed to drive a synthesis framework that constructs useful skew clock trees with large safety margins that are tailored to the tree topology. Sequential elements are clustered early in the topology, if it is impossible provide adequate robustness to variations using only safety margins. Compared to earlier studies, the proposed framework performs the clock scheduling one to two orders of magnitude faster and improves yield and capacitive cost on several synthesized circuits.
ناشر
Database: Elsevier - ScienceDirect (ساینس دایرکت)
Journal: Integration, the VLSI Journal - Volume 56, January 2017, Pages 115-127
نویسندگان
, ,