کد مقاله کد نشریه سال انتشار مقاله انگلیسی نسخه تمام متن
541593 871474 2014 7 صفحه PDF دانلود رایگان
عنوان انگلیسی مقاله ISI
A method to assess the robustness of cryptographic circuits at the design stage
ترجمه فارسی عنوان
یک روش برای ارزیابی استحکام مدارهای رمزنگاری در مرحله طراحی
کلمات کلیدی
مدارهای رمزنگاری، حملات گسل دیفرانسیل، حمله مبتنی بر گسل، تزریق گسل، گذار تنها رویداد
موضوعات مرتبط
مهندسی و علوم پایه مهندسی کامپیوتر سخت افزارها و معماری
چکیده انگلیسی

This paper proposes the use of an FPGA-based fault injection technique, AMUSE, to study the effect of malicious attacks on cryptographic circuits. Originally, AMUSE was devised to analyze the soft error effects (SEU and SET) in digital circuits. However, many of the fault-based attacks used in cryptanalysis produce faults that can be modeled as bit-flip in memory elements or transient pulses in combinational logic, as in faults due to radiation effects. Experimental results provide information that allows the cryptographic circuit designer to detect the weakest areas in order to implement countermeasures at design stage.

ناشر
Database: Elsevier - ScienceDirect (ساینس دایرکت)
Journal: Microelectronics Journal - Volume 45, Issue 10, October 2014, Pages 1354–1360
نویسندگان
, , , , ,