کد مقاله | کد نشریه | سال انتشار | مقاله انگلیسی | نسخه تمام متن |
---|---|---|---|---|
545547 | 1450473 | 2016 | 16 صفحه PDF | دانلود رایگان |
کلید واژه ها
1. معرفی
جدول SEQ جدول \* ARABIC 1: پارامترهای طراحی برای شبیه سازی در QCADesigner [34،36
2. کارهای مرتبط
3. روش شناسی
4. طراحی QCA مبتنی بر کار پیشنهادی
4.1. XOR مبتنی بر QCA
جدول SEQ جدول \* ARABIC 2: جدول درستی منطق XOR
4.2. رمزگشای QCA.
A. محاسبه برای QUOTE
B. محاسبه برای AB
جدول SEQ جدول \* ARABIC 3: جدول درستی برای رمزگشای 2×4
شکل SEQ شکل \* ARABIC 4: (a) پیاده سازی دروازه اکثریت 3 ورودی رمزگشای 3×8 QCA (b) مدار QCA برای رمزگشای 3×8.
شکل SEQ شکل \* ARABIC 5: (a) پیاده سازی دروازه اکثریت 3 ورودی رمزگشای 4×16 QCA (b) مدار QCA برای رمزگشای 4×16.
4.3. طراحی آرایه قابل برنامه ریزی منطقی (PLA) با استفاده از رمزگشا
جدول SEQ جدول \* ARABIC 4: جدول درستی جمع کننده PLA
شکل SEQ شکل \* ARABIC 6: (a) نمودار بلوک جمع کننده مبتنی بر PLA (b) تحقق دروازه اکثریت PLA مبتنی بر رمزگشا. (c) طرح QCA از طرح PLA پیشنهادی.
4.4. الگوریتم برای عملیات مدار PLA nبیتی
5. آزمایش
5.1. QCA مولکولی
5.2. QCA نیمه هادی
6. نتیجه و بحث
شکل SEQ شکل \* ARABIC 7: (a) خروجی XOR (b) خروجی رمزگشای 2×4. (c) خروجی رمزگشای 3×8. (d) خروجی رمزگشای 4×16. (e) نتیجه شبیه ساز PLA
جدول SEQ جدول \* ARABIC 5: مقایسه روش پیشنهاد شده و روش موجود [17]
جدول SEQ جدول \* ARABIC 6: بررسی مقایسه ای تاخیر چرخه ساعت و تعداد رای دهندگان اکثریت.
شکل SEQ شکل \* ARABIC 8: (a) رشد مورد انتظار تقاطع با افزایش خطوط ورودی.
جدول SEQ جدول \* ARABIC 7: محاسبه هزینه طراحی پیشنهاد شده و طراحی موجود در [13]
شکل SEQ شکل \* ARABIC 9: محاسبه هزینه های QCA خاص از XOR، رمزگشاهای 2×4، 3×8، و 4×16.
شکل SEQ شکل \* ARABIC 10: مقایسه هزینه رمزگشاهای 2×4؛ 1 نشانگر رمزگشای پیشنهاد شده و 2 رمزگشای موجود در [13] است.
شکل SEQ شکل \* ARABIC 11: مقایسه هزینه رمزگشاهای 3×8؛ 1 نشانگر رمزگشا پیشنهاد شده و 2 رمزگشای موجود در [13] است.
7. نتیجه گیری
تصدیق
• A novel design of XOR gate is proposed which is extended to design decoder.
• The 2×4 Decoder achieves 50% delay and 33% cell count reduction.
• Estimation for wire-crossing numbers for design extension is suggested.
• Finally a novel QCA based PLA is designed with the proposed 4×16 decoder.
• The PLA is utilized to design a 2-bit Full Adder.
A novel cost effective design of Programmable Logic Array (PLA) is proposed by recursive use of XOR gate, which is used to design 2×4, 3×8 and 4×16 decoders. The 4×16 decoder is coupled with an OR-Array to implement the proposed PLA using Quantum-dot Cellular Automata (QCA). The design is made effective by substantially reducing QCA wire crossing and cell count. A comparative study shows the minimization of cell count and clock-cycle delay of the XOR and Decoders. The PLA is utilized to design an efficient and delay effective 2 bit full adder.
Journal: Microelectronics Journal - Volume 55, September 2016, Pages 92–107