کد مقاله کد نشریه سال انتشار مقاله انگلیسی نسخه تمام متن
7150272 1462188 2018 32 صفحه PDF دانلود رایگان
عنوان انگلیسی مقاله ISI
Analysis and modeling of wafer-level process variability in 28 nm FD-SOI using split C-V measurements
موضوعات مرتبط
مهندسی و علوم پایه سایر رشته های مهندسی مهندسی برق و الکترونیک
پیش نمایش صفحه اول مقاله
Analysis and modeling of wafer-level process variability in 28 nm FD-SOI using split C-V measurements
چکیده انگلیسی
This work details the analysis of wafer level global process variability in 28 nm FD-SOI using split C-V measurements. The proposed approach initially evaluates the native on wafer process variability using efficient extraction methods on split C-V measurements. The on-wafer threshold voltage (VT) variability is first studied and modeled using a simple analytical model. Then, a statistical model based on the Leti-UTSOI compact model is proposed to describe the total C-V variability in different bias conditions. This statistical model is finally used to study the contribution of each process parameter to the total C-V variability.
ناشر
Database: Elsevier - ScienceDirect (ساینس دایرکت)
Journal: Solid-State Electronics - Volume 145, July 2018, Pages 19-28
نویسندگان
, , , , , ,