کد مقاله کد نشریه سال انتشار مقاله انگلیسی نسخه تمام متن
753241 895505 2010 7 صفحه PDF دانلود رایگان
عنوان انگلیسی مقاله ISI
Asymmetrically strained all-silicon multi-gate n-Tunnel FETs
موضوعات مرتبط
مهندسی و علوم پایه سایر رشته های مهندسی مهندسی برق و الکترونیک
پیش نمایش صفحه اول مقاله
Asymmetrically strained all-silicon multi-gate n-Tunnel FETs
چکیده انگلیسی

This paper reports all-silicon asymmetrically strained Tunnel FET architectures that feature improved subthreshold swing and Ion/Ioff characteristics. We demonstrate that a lateral strain profile corresponding to at least 0.2 eV band-gap shrinkage at the BTB source junction could act as an optimized performance Tunnel FET enabling the cancellation of the drain threshold voltage. To implement a real device, we demonstrate using GAA Si NW with asymmetric strain profile using two local stressor technologies to have >4–5 GPa peak of lateral uniaxial tensile stress in the Si NW.

ناشر
Database: Elsevier - ScienceDirect (ساینس دایرکت)
Journal: Solid-State Electronics - Volume 54, Issue 9, September 2010, Pages 935–941
نویسندگان
, , , ,